摘要
本申请涉及数据处理技术领域并提供一种用于高速输入输出的装置以及方法。装置包括跨时钟域发送传输逻辑,用于根据写时钟信号来周期性地接收单拍N比特的N拍的输入数据,并且,根据N比特的写使能控制信号中的各个比特位的取值,分别地按位写入输入数据到跨时钟域发送传输逻辑,以及,根据读使能控制信号来读取作为输出数据;跨时钟域发送控制逻辑,用于写入写使能控制信号到跨时钟域发送控制逻辑,并且,根据读时钟信号来读取作为门控信号,以及,根据门控信号来对读时钟信号进行门控得到读使能控制信号,读写时钟信号的频率比是N。如此,避免了读写指针的跨时钟域之间的交互,降低了逻辑深度和芯片复杂度,有助于提升速率和降低功耗。
技术关键词
先进先出存储器
时钟
信号
逻辑
自检模块
数字延时
人工智能平台
高带宽存储器
输出模块
数据处理技术
自检功能
频率
功率控制
数据中心
低功率
发送端
流水线
场景
系统为您推荐了相关专利信息
加油机
集成故障
模糊逻辑算法
故障诊断模型
故障预测模型
深度学习训练数据
样本
音频特征
损失函数设计
GAN模型
主成分分析算法
矩阵
粒子群优化支持向量机
灰狼算法
机械设备故障诊断技术
梭车
防滑控制方法
加速度
作业工况
计算机执行指令
输电线路雷击
辨识方法
故障录波系统
滤波器系数
频段