摘要
本申请提供一种模乘芯片以及数字密码系统,属于信息安全技术领域。该模乘芯片经由分解乘法器模块接收前级电路发送的待运算的两个乘数;各分解重组单元对输入的两个乘数进行分解重组,得到多组输出数据,并分别输出至下一级分解重组子模块中的一个分解重组单元;各重组运算单元用于对来自最后一级分解重组子模块中对应的分解重组单元的两个乘数进行按位分解并交叉相乘,以得到相乘结果;重组模块对相乘结果进行重组,并将重组结果输入快速模约减模块进行取模运算,以得到最终的模乘结果。本申请可以达到提升模乘运算效率的同时,减少数字信号处理乘法器的占用数量,进而提高数字密码系统的硬件资源利用率的效果。
技术关键词
乘法器
数字信号处理
子模块
密码系统
进位保留加法器
芯片
数据
输入端
硬件资源利用率
全加器
控制模块
信息安全技术
主控制器
电路
输出端
序列
动态
时钟
系统为您推荐了相关专利信息
净化系统
子模块
膜分离模块
智能控制模块
分解有机污染物
推荐系统
知识图谱补全算法
子模块
职业
动态权限管理系统
智能手表
数字信号处理单元
声音输出模块
数据发送模块
数据接收模块
外推模型
风速外推方法
分解算法
自动气象站
样本
教学模拟系统
VR眼镜
学习终端
数据采集模块
子模块