摘要
本发明属于电子设备通信领域,公开了一种基于时钟线状态的SPI总线主动防挂死方法及装置,该方法包括:预设SPI时钟线在空闲状态时的第一电平信号以及预设防挂死计数阈值;SPI控制器实时监测时钟线的第二电平信号;当第二电平信号与第一电平信号不一致的条件持续时,启用内部计数器进行计数;当计数器的计数值达到防挂死计数阈值,SPI控制器判定时钟线挂死,并置位内部挂死状态标志;如果通过软件配置已使能SPI挂死中断功能,SPI控制器向处理器发送中断请求信号;处理器响应于中断请求信号,执行相应的故障恢复操作。通过SPI控制器实时监测时钟线状态,并与预设空闲电平进行比对,能够在时钟线被拉死的瞬间开始识别流程。
技术关键词
SPI控制器
电平
SPI时钟
处理器
系统时钟
计数器
标志模块
系统级芯片
通用输入输出接口
SPI主设备
错误日志
生成复位信号
电子设备
软件
SPI总线
周期
可读存储介质
系统为您推荐了相关专利信息
集成芯片
柔性压力传感器
湿度监测器
模组
信号处理器
康复训练设备
步态参数
训练预测模型
模板
训练机器人