摘要
本发明提供一种基于分层和积译码算法的FPGA实现方法、系统及介质,所述方法包括如下步骤:获取信道消息,对QC‑LDPC码的校验矩阵进行预处理以得到预处理信息;对所述信道消息进行初始化处理后更新节点LLR信息并存储;在计算得到最后一层的所述后验LLR信息并更新之后进行译码判决;确定满足预设条件后译码结束,存储译码得到的译码结果;本发明实现了校验矩阵预处理、快速循环移位操作,加快了译码速度,提高译码器的吞吐量,同时在数据存储方面整合了初始变量节点LLR信息和后验LLR信息的存储,省去层内变量节点LLR信息的存储,降低了译码器的资源消耗。
技术关键词
节点
译码算法
变量
信息处理模块
信息处理单元
译码码字
分层
信道
校验矩阵预处理
移位器
循环置换矩阵
地址生成单元
消息
信息更新
译码器
加法器
系统为您推荐了相关专利信息
结构化医疗数据
特征向量空间
空间填充曲线
空间约束条件
医学知识图谱
分子
缺陷预测
跨尺度特征融合
核反应堆材料
化学式
智能问答方法
层次聚类算法
答案
电力设备参数
节点