摘要
本发明属于电压并列切换技术领域,具体涉及一种基于FPGA实现电压并列切换的方法。在FPGA预设的配置寄存器中设置AD数据配置区、SV接收数据配置区及并列切换配置区;并在FPGA的配置寄存器中配置各区信息;利用FPGA分别对AD数据及SV接收数据进行计算处理,并将处理完的数据保存至FPGA预设的数据缓存区;CPU实时监视遥信数据的状态并进行状态判断,CPU实时将逻辑判断的结果更新到FPGA预设的状态寄存器中;FPGA根据状态寄存器以及配置寄存器的内容,从FPGA预设的数据缓存区里选择相应的发送数据作为SV发送数据。本发明充分利用FPGA资源,有效降低CPU运行负荷。
技术关键词
数据
报文
插值算法
控制块
母线电压采样
拉格朗日
逻辑
通信链路
参数
标识
模块
级联
负荷
标记
资源
关系
系统为您推荐了相关专利信息
扭矩滤波方法
计数器
离散系统
滤波算法
实车数据
监控预警方法
数据分析模型
随机森林模型
移动监控单元
评价准则