摘要
本发明实施例提供一种芯片拓扑结构的生成方法、系统、电子设备及存储介质,属于总线互联领域。该方法包括:构建端口连接关系文件、端口优先级描述文件、端口时钟频率描述文件以及端口位宽描述文件;基于上述文件,利用拓扑生成算法生成初级拓扑文件;利用拓扑拆包检查算法进行多级拓扑拆包检查,获得目标芯片拓扑结构。通过端口连接关系文件、端口优先级描述文件、端口时钟频率描述文件、端口位宽描述文件、拓扑生成算法、初级拓扑结构文件、拓扑拆包检查算法,可以快速生成一个基础拓扑结构,同时通过配置,避免拓扑结构造成的拆包死锁风险,减少芯片工程师的工作量,提升芯片互联的拓扑结构准确性,进而提高效率。
技术关键词
端口
检查算法
生成方法
时钟
生成算法
芯片
频率
关系
生成系统
非暂态计算机可读存储介质
检查单元
电子设备
处理器
网络
标记
标志
列表
存储器
时间段
工作量
系统为您推荐了相关专利信息
关系生成方法
大语言模型
文本
软件漏洞分析
语义
量子密钥分发网络
网络协议数据包
时钟偏移补偿
时钟偏移量
虚拟化设备