摘要
本发明涉及信号布线技术领域,尤其涉及一种基于ATE的信号布线补偿阻抗控制方法,包括获取待测芯片布线层中待绘制信号布线的上下相邻管脚;根据相邻管脚的管脚内距和信号布线的宽度得到相邻管脚的信号布线的中心点;将所有相邻管脚的信号布线的中心点连线,绘制波浪线形的信号布线;对待测芯片布线层的信号布线进行铜箔补偿和避让;对待测芯片相邻层进行铜箔挖空。本发明解决现有的信号线路设计时未考虑补偿,影响信号线的性能,影响芯片测试效率的问题。
技术关键词
阻抗控制方法
铜箔
计算机程序代码
管脚间距
待测芯片
芯片测试效率
布线工具
布线技术
信号线路
处理器
连线
波浪形
圆心
控制系统
矩形
系统为您推荐了相关专利信息
图像采集设备
二维码溯源方法
管理设备
钢筋笼
扫描设备
待测芯片
半导体芯片测试装置
承载膜
电磁屏蔽层
封面
通用输入输出端口
芯片测试方法
待测芯片
芯片测试装置
采样点