摘要
本申请属于数字信号处理技术领域,具体公开了一种空时干扰对消算法并行化FPGA实现装置及方法,装置包括:包括输入向量生成模块,对多通道的参考信号进行延时和排列,得到参考信号的空时输入向量;相关矩阵计算模块,获取自相关矩阵和互相关向量;矩阵分解模块,将自相关矩阵进行矩阵分解,得到上三角矩阵;权值确定模块,利用上三角矩阵和互相关向量进行权值求解,得到最优权值;延时匹配模块,对参考信号进行延时,将参考信号和最优权值进行时序对齐,得到延时匹配结果;加权合并模块,将时序对齐后的参考信号按照最优权值进行加权,得到加权信号与接收信号合并,以实现接收信号干扰消除。通过本申请可提高实时跟踪能力并减少处理延时。
技术关键词
干扰对消算法
相关器
加法器
乘法器
元素
射频系统
矩阵
匹配模块
多通道
子模块
数字信号处理技术
时序
方程
存储计算机程序
平方器
计数器
序列
存储器
系统为您推荐了相关专利信息
调度优化模型
图灵斑图
协同进化算法
矩阵
工作机器