摘要
本发明涉及集成电路领域,提供了一种应用于存内计算的可重构计算核。该发明旨在解决传统计算核设计固定、灵活性不足、扩展性差和能效提升有限的问题。主要方案包括由多个计算单元组成的阵列结构,每个计算单元可以与相邻的行和列的计算单元重新连接,实现计算核的重构。通过改变计算单元之间的连接方式,计算核可以在不同的操作模式之间切换,如横向移位、纵向累加等。这种设计使得计算核能够根据不同的计算任务动态调整其硬件结构,提高资源利用率和计算效率。本发明适用于需要高性能计算和低功耗的场景,如数据密集型应用、矩阵运算、卷积操作和神经网络推理等。
技术关键词
端口
栅极
重构
阵列结构
神经网络推理
模式
晶体管
集成电路
反相器
低功耗
代表
高性能
数据
能效
时钟
信号
矩阵
场景
动态
系统为您推荐了相关专利信息
参数估计方法
振动系统
协方差矩阵重构
元素
辨识算法