摘要
本申请涉及一种数字控制振荡器、锁相环、SOC芯片、电子设备及芯片时钟信号的调整方法,属于电子电路领域。该数字控制振荡器包括:振荡电路和压降检测控制电路;振荡电路被配置为将输入自身的数字信号转换为模拟信号,并产生频率与所述模拟信号正相关的时钟信号;压降检测控制电路与所述振荡电路连接,所述压降检测控制电路被配置为在检测到输入自身的电源电压小于参考电压时,控制所述振荡电路降低所述时钟信号的频率。通过对现有数字控制振荡器进行改进,新增压降检测控制电路,以便在检测到输入自身的电源电压小于参考电压时,控制振荡电路降低时钟信号的频率,从而改善电路的电源电压突降,如低于参考电压时引发的时序违例问题。
技术关键词
数字控制振荡器
检测控制电路
时钟
时间数字转换器
压降检测电路
频率
数字模拟转换器
切换电路
电压
数字滤波器
分频器
信号
SOC芯片
开关电路
电源
控制器
控制振荡电路
系统为您推荐了相关专利信息
时钟生成器
差分时钟信号
环形压控振荡器
缓冲器
时钟数据恢复电路
锁相环模块
频率综合器
分子
耦合器件
压控晶体振荡器
高精度时钟
残差数据
序列
数值求解方法
残差预测
通信延迟时间
时钟同步方法
偏差
报文
时钟同步装置
符号生成方法
数字信号处理装置
乘法运算方法
解调制模块
定点乘法器