摘要
本发明提供了一种顺序可调整的多协议交换芯片及其复位控制方法,该芯片包括全局复位模块、时钟模块、全局寄存器模块、AXI模块、QSPI模块、I2C模块、eCPU模块、SerDes模块、交换模块、多协议控制器模块和上电/硬复位模块;时钟模块包含分频器单元、Core PLL单元和CMU PLL单元;全局复位模块包括滤毛刺单元和复位状态机单元。该方法包括:基于对多协议交换芯片的调试结果,确定多协议交换芯片的复位释放顺序。本方案通过管脚灵活调整复位的释放顺序,在例如Core PLL单元、CMU PLL单元和eCPU模块出现功能异常时仍然可以保证芯片的正常启动,且能够实现通过eCPU或I2C对芯片进行初始化配置,提高了复位结构的可靠性和灵活性及芯片的健壮性。
技术关键词
多协议交换芯片
多协议控制器
交换模块
状态机
时钟模块
控制器模块
复位控制方法
硬复位
分频器
配置管理接口
管脚
功能模块
上电复位
主控模块
复位结构
系统为您推荐了相关专利信息
观测方法
地面接收设备
数据处理终端
钻孔
数据交换模块
伪随机序列信号
在线辨识方法
阶段
控制器
变速抽水蓄能机组
超导集成电路
逻辑门
信号到达时间
逻辑仿真方法
端口