一种FPGA芯片的首次配置方法及系统

AITNT
正文
推荐专利
一种FPGA芯片的首次配置方法及系统
申请号:CN202411372014
申请日期:2024-09-29
公开号:CN119335371A
公开日期:2025-01-21
类型:发明专利
摘要
本申请涉及FPGA芯片的首次配置方法及系统,包括:将多个FPGA芯片的JTAG接口级联获得链式FPGA,将链式FPGA与JTAG协议装置连接;JTAG协议装置配置有预先设置的数据缓存规则和预先设置的数据输出规则;获取多个FPGA芯片的配置指令和配置数据;将多个FPGA芯片的JTAG配置信息按照数据缓存规则和数据输出规则进行格式转换,得到配置指令和配置数据;配置指令包括进行配置前的初始化指令、配置数据传输完成后的JTAG配置启动指令;向多个FPGA芯片发送配置指令和配置数据,完成自动测试设备整机的FPGA芯片的JTAG配置;将配置数据固化于对应的FPGA芯片的非易失存储器。上述方案是一种通用的首次配置方法,可以实现对不同厂家FPGA的JTAG配置,可以将待配置的程序固化到Flash中,具有良好的通用性。
技术关键词
FPGA芯片 JTAG协议 首次配置方法 自动测试设备 先进先出队列 时钟 信号 指令 数据总线 通信模块 周期 非易失存储器 JTAG接口 主机 模式 旁路
系统为您推荐了相关专利信息
1
一种用于神经网络的近似乘法器实现方法及近似乘法器
近似乘法器 补偿值 编码 矩阵 流水线架构
2
一种基于芯粒微系统互连测试方法
互连测试方法 芯片互连 边界扫描测试程序 支持边界扫描技术 边界扫描测试方法
3
一种基于多级现场缓存实现算法高速运算的方法及装置
报文 FPGA芯片 变量 分片 算法
4
一种用于自旋电子忆阻器的精密电压测量装置
运放芯片 模数转换单元 FPGA芯片 开关电源电路 通信单元
5
一种基于芯粒系统内FPGA的DDR3自测试电路及其方法
BIST电路 DDR3存储器 存储器接口 FPGA芯片 地址生成器
添加客服微信openai178,进AITNT官方交流群
驱动智慧未来:提供一站式AI转型解决方案
沪ICP备2023015588号