摘要
一种串行外设接口的主机接收器,本公开实施例适用于包含串行外设接口(SPI)主机接收器的应用场景,通过时钟域的分割,提升了串行采样信号(SCK)时延的精度,在数据传输开始前,通过走线延迟探测模块检测SPI从机片选信号发出和返回的时间差来自动调整采集主输入从输出(MISO)数据的时间,提升了对MISO的采样准确度,提高了SPI主机接收器接收SPI从机返回数据的准确率。
技术关键词
芯片
接收器
主机
FIFO模块
慢时钟
校验模块
计数器
循环冗余校验
周期
接口
外延
时间差
信号线
频率
时延
数据
场景
系统为您推荐了相关专利信息
电路板检测装置
子模块
扩展模块
控制模块
电路板检测系统
微波接收组件
微波发射
驱动控制方法
双轴步进电机
极化天线
超导量子干涉仪
量子芯片
电路
约瑟夫森结
非线性