摘要
本申请涉及芯片领域,提供了一种多核系统级芯片的数据传输方法、装置、芯片及电子设备,主要用于解决如下技术问题:各个DMA通道与CPU的使用关系较为混乱,数据传输效率较低,且DMA通道使用的配置寄存器的数量很多,限制芯片的整体尺寸。本申请芯片包括多个CPU和DMA控制器;DMA控制器包括多个硬隔离的DMA通道,多个DMA通道的配置信息共同存储在一个配置信息存储单元中;一个DMA通道分配给一个CPU使用。本申请为各个CPU都分配了对应的DMA通道,使用关系清楚,且采用一个配置信息存储单元的方式在面积开销上至少减少了10倍,极大的减少了存储面积在DMA控制器上的占用率,缩小了DMA控制器的尺寸。
技术关键词
多核系统级芯片
信息存储单元
DMA控制器
通道
数据传输方法
数据传输装置
防火墙
消息通知
中央处理器
存储面积
电子设备
处理单元
存储器
内存
系统为您推荐了相关专利信息
结构设计方法
双极板流道
无量纲参数
蛇形流道
流速
电化学阻抗谱
深度学习分析
电化学工作站
长短期记忆网络
频率
分布式存储系统
高速传输方法
对象
通道
虚拟网络
稳定控制方法
扩展卡尔曼滤波器
轻量级卷积神经网络
相位误差
长短期记忆网络
新型神经网络
机器人手术
多媒体
多层感知机
神经网络模型