摘要
本申请属于数据链通信技术领域,具体公开了一种基于FPGA的Turbo编码设备及解码设备,在Turbo编码设备的FPGA上配置有主控模块、第一存储器、交织模块、第一RSC编码模块、第二RSC编码模块和删余复接模块,在Turbo解码设备的FPGA上配置有序列分离模块、迭代译码模块和主控模块。通过本申请,能够基于FPGA实现turbo编解码,采用本申请提供的turbo编解码设备,能够提高系统信息处理能力,同时能保证系统获得较好的误码率性能;本申请结构简单,可以使用硬件描述语言Verilog语言,搭建硬件环境实现,具有较高的实用性。
技术关键词
序列
编码设备
Turbo解码
编码模块
译码模块
主控模块
存储器
编解码系统
Turbo编码方法
数据链通信技术
解码模块
编解码设备
MAP算法
硬件描述语言
系统为您推荐了相关专利信息
协同交互方法
数字孪生模型
多模态
监控电力系统
时序预测模型
运动路径规划方法
网格
动态障碍物
节点
RRT算法
检测控制方法
智能机器人
生成控制指令
检测控制装置
能耗
图像全局信息
特征金字塔
交叉注意力机制
深度卷积神经网络
红外图像融合方法