摘要
本发明公开了一种半导体器件,包括衬底、在衬底上方的异质结结构、第一栅电极、第二栅电极、源电极、第一漏电极、以及第二漏电极。所述异质结结构由两个III‑V族化合物层形成。第一栅电极淀积在两个III‑V族化合物层上方,且电连接至第一栅极端子。第二栅电极淀积在两个III‑V族化合物层上方,且电连接至第二栅极端子。源电极淀积在异质结结构上方且电连接至源极端子。第一漏电极淀积在异质结结构上方且电连接至漏极端子。第二漏电极淀积在异质结结构上方且电连接至第一栅极端子。第一栅电极位于源电极和第一漏电极之间,第二栅电极位于源电极和第二漏电极之间。
技术关键词
半导体器件
电极
异质结结构
场效应管
驱动信号
氮化镓层
栅极
端子
衬底
关断
开关节点
控制电路
外延
氮化铝
关系
电子
尺寸
芯片
电机
系统为您推荐了相关专利信息
智能驱动方法
液晶显示屏
显示内容信息
刷新率
多模态
柔性基底材料
掺杂浓度梯度
对准光刻
ASIC芯片
集成低噪声放大器
电极阵列芯片
生理信号采集系统
PCB主板
微电极阵列
探头