摘要
本发明提供了一种带读取地址偏置的通信装置及方法。通信装置包括MIPI主控芯片和与其通过总线连接的至少两个子芯片,每一个子芯片上均设置有MIPI模块,在同一总线上的子芯片的MIPI模块均配置有寄存器地址偏置量和寄存器地址响应范围以使得连接在同一总线上的各个所述子芯片的寄存器地址访问范围互不冲突。MIPI主控芯片向MIPI模块发送包括寄存器地址信息的MIPI读取指令,MIPI模块根据寄存器地址信息、寄存器地址偏置量和寄存器地址响应范围,若判定响应该指令,则控制总线并输出对应寄存器的值。本发明能够很好地解决在同一MIPI总线和USID下多个MIPI模块的回读竞争问题,可以在降低通信时间的同时,保留各个子芯片的回读能力,更便于全面的测试和调试。
技术关键词
逻辑控制单元
通信装置
主控芯片
信号线
指令
通信方法
模块
接口芯片
时钟
射频
在线
数据
系统为您推荐了相关专利信息
移动设备
资源分配
序列
视频
非易失性计算机可读存储介质