摘要
本发明公开了一种ATE与MCU的高速通讯方法,并公开了用于实现该方法的装置,其中ATE与MCU的高速通讯方法包括:将ATE的时钟引脚与MCU的时钟引脚相连,将ATE的数据总线引脚与MCU的数据总线引脚相连,在ATE发送第一数据方向信号期间,ATE输出总线数据,MCU采集总线数据;在ATE发送第二数据方向信号期间,MCU输出总线数据,ATE采集总线数据。从而在通讯交互过程中,为总线数据的建立留出一定的时间,确保了数据能在确认的时序之下被发送和接收,因此具有较高的通讯可靠性,并且在较高的通讯速率的情况下,提高芯片测试的效率,减少测试成本。
技术关键词
数据总线
高速通讯方法
时钟
信号
通讯装置
处理器
可读存储介质
程序
存储器
电子设备
时序
计算机
芯片
速率
系统为您推荐了相关专利信息
滤波器系数
去噪声方法
算法模型
工作参数数据
变量
小白菊内酯
非酒精性脂肪肝
酒精性脂肪肝病
血红素加氧酶
生物医药技术
XGBoost模型
风电轴承
时域特征
故障诊断方法
风机轴承
人工神经网络模型
车辆空调系统
降阶方法
系统仿真模型
工况