摘要
本发明提供了一种基于FPGA的新型时钟控制方法及系统,涉及信号处理技术领域;本发明提供的系统包括:VCXO压控晶振、数模转换器、PLL锁相环模块、DDMTD测量模块和自适应钟控模块;锁相环实现、鉴相算法和钟控算法基于FPGA单芯片执行,硬件设计复杂度低;本发明使用数字双混频时差法(DDMTD)测量获取时钟鉴相结果,配合动态PID钟控算法,快速调整本地时钟频率,实现本地时钟和时钟源之间频率以及相位的快速跟踪和锁定;本发明动态PID钟控算法根据所在状态、时钟频率偏差大小和时钟相位差大小实时动态调整PID算法的参数P,使其具备锁定能力更强,收敛时间更短,反应更迅速的优点。
技术关键词
新型时钟
PID算法控制
PLL锁相环
时钟频率偏差
数据
数模转换器
控制系统
相位锁定功能
相位调节功能
上电复位
状态控制功能
锁相环模块
信号处理技术
状态机
系统为您推荐了相关专利信息
项目全生命周期
管理标签
管理方法
输入神经网络模型
训练神经网络模型
碳排放量监测方法
拟合算法
气体
数据预处理方法
空间插值方法
智能垃圾分类系统
深度学习识别
多模态
智能交互模块
能源管理系统