摘要
本发明公开了一种适用于信号完整性测试的时域测试方法,属于测试技术领域。本发明包括如下步骤:提供多种频域加窗函数;允许用户输入一定长度的自定义窗函数系数与脉冲宽度或上升时间的关系值;利用内插或外插方法来获得准确的阶跃上升时间,利用抽取算法扩展阶跃上升时间的上下限;计算直流拓展点;提供归一化方法,允许用户选择是否对阶跃响应结果进行归一化。本发明频域数据截断时窗函数可以选择,并可由用户输入;利用预存储值提高插值精度;利用抽取算法拓展阶跃上升时间上限;提供用户自定义和自动归一化方法,避免了阻抗测试低频抖动问题,为各种高频线缆测试提供更有效的解决方案。
技术关键词
信号完整性测试
抽取算法
测试方法
归一化方法
截断时窗
高频线缆
切比雪夫
插值算法
数据
脉冲
关系
指数
线性
误差
精度
系统为您推荐了相关专利信息
答案
知识点
语义向量
预训练语言模型
意图识别模型
存储器测试方法
深度生成模型
测试意图
多模态响应
测试存储器
测试结构
测试晶体管
测试焊盘
待测芯片
地址识别电路
电子病历数据
早期预测方法
时间卷积网络
前馈神经网络
深度学习方法