摘要
本发明提供了一种基于3D DRAM的可重构处理器、计算方法、设备及介质,包括3D DRAM、逻辑电路模块和可重构模块;3D DRAM包括多个3D存储区域,用于分别存储可重构处理器的可重构算子配置信息和调度任务;逻辑电路模块,用于从3D DRAM中获取调度任务的配置数据并解析,根据解析结果确定对应的可重构阵列,根据调度任务配置可重构阵列中的可重构算子,采用已配置的可重构算子运算调度任务;可重构模块包括多个可重构算子,用于根据调度任务的任务类型、多个可重构算子与三维存储区域的距离,重新配置调度任务在多个3D存储区域中的存储位置,以解决进一步提高可重构处理器的计算量和存储量的问题。
技术关键词
可重构处理器
可重构阵列
逻辑电路
重构模块
计算方法
数据
队列
可读存储介质
解析算法
监控单元
解析单元
资源
计算机设备
格式
存储器
系统为您推荐了相关专利信息
动态渲染方法
基元
多模态交互
热力图
语音识别传感器
投影仪自动对焦
投影镜头
图像
棋盘
构建卷积神经网络
水轮机模型
修正计算方法
水头
水轮机功率
稳态功率