摘要
本发明公开了一种电网应用的RISC‑V芯片多核异构设计方法及系统,属于人工智能芯片设计领域,设计方法包括输入电网任务,根据电网任务自适应地在AI核和CPU核之间进行数据交换和任务调度;根据数据交换和任务调度需求,通过专用硬件单元和优化的指令集进行并行计算;通过动态电源管理,实时监测计算负载,动态调整AI核和CPU核的电源状态;通过片上网络NOC通信架构提供多条并行的通信通道,在芯片内部引入网络拓扑结构,实现各处理单元之间的通信和数据传输。本发明充分利用了开源指令集的扩展特性,利用硬件设计与软件设计结合,实现了运算能力的提升,解决了传统总线架构在多核系统中面临的带宽瓶颈和延迟问题。
技术关键词
异构设计方法
网络拓扑结构
动态电源管理
通信架构
任务调度
设计系统
数据交换机制
内存访问模式
处理单元
容错机制
异构系统
人工智能芯片
瓶颈
核心
模块
系统为您推荐了相关专利信息
巡检设备
中继节点
巡检平台
任务调度
中心服务器
企业银行
任务调度
数据中心
缓存机制
服务等级协议
资源调度策略
深度学习模型
弹性伸缩策略
云资源调度方法
指标