摘要
本实用新型实施例公开了一种堆叠电路结构和集成电路,本实用新型实施例通过在堆叠电路结构中形成磁通孔,并在磁通孔中形成金属通孔,以使得金属通孔围绕磁性材料层,从而在堆叠电路结构的通孔结构处形成垂直方向的电感元件,提高了电感感值和品质因数,缩短了电感元件和芯片的路径,降低了功耗损失,提高了供电效率,减少了路径上的导电材料损耗,同时,电路结构和制作工艺简单且使得电感元件不占用多余的物理资源,提高了系统整体性能。
技术关键词
堆叠电路结构
通孔结构
磁通
芯片结构
中介层
电感元件
集成电路
磁性材料
上钻孔
衬底层
品质因数
参数
阵列
功耗
损耗
系统为您推荐了相关专利信息
隔离结构
芯片结构
SOI硅片
表压传感器
薄膜结构
磁感应强度
信息熵
可移动设备
航磁补偿方法
加速度
B型剩余电流
智能保护装置
Goertzel算法
全桥逆变电路
信号处理模块
消防机器人
麦克纳姆轮
行走机构
驱动底盘
行走轮组