摘要
本实用新型属于半导体器件封装技术领域,尤其涉及一种顶部散热式MOS的封装结构,包括框架本体,包括并排且依次设置的第一基岛、第二基岛和第三基岛,以及平行设置于对侧的第四基岛,第一基岛、第二基岛和第三基岛分别连接有一个引脚区,第四基岛连接有三个引脚区;芯片组,包括在第一基岛、第二基岛和第三基岛上分别设置的第一芯片、第二芯片和第三芯片,以及在第四基岛上沿其长度方向并排设置的第四芯片、第五芯片和第六芯片;封装层,包覆于框架本体上,并使框架本体背离芯片组的一侧及所有引脚区外露。本实用新型实现了6个MOS芯片合封为一个器件,提高了PCB的空间利用率,且降低了生产成本,并能用于大功率大电流的应用场景。
技术关键词
封装结构
框架本体
芯片
半导体器件封装技术
焊线
脚部
外露
大电流
大功率
场景
系统为您推荐了相关专利信息
荧光检测模块
温度控制模块
数字微流控芯片
外壳
导热垫
FPGA板卡
测试机台
待测芯片
测试方法
配套测试板
LED芯片
分布式布拉格反射层
叠层
外延
量子阱发光层