摘要
本发明公开了一种基于FPGA和双ADC架构的L频段信号采集回放系统,包括依次电性连接的采集回放子板、FPGA载板和主板;所述采集回放子板包括射频前端模块、时钟模块和数据采集模块和数据回放模块;所述FPGA载板包括互联模块、缓存模块、时钟管理模块、数据流处理模块、芯片配置模块和AXI DataMover及其配置单元模块。本发明基于FPGA+ADC/DAC架构,针对L频段及其子带信号,采用模块化设计理念,提出一种基于FPGA和双ADC架构的L频段信号采集回放系统,该系统使用两块ADC以覆盖全景频谱与子带频谱的高分辨率分析需求,同时充分利用了FPGA内部丰富的逻辑资源来提高数据传输效率,该设计还具备便携性和高度灵活性的特点,非常适合应用于雷达探测、电子对抗以及测试等多个领域。
技术关键词
采集回放系统
中频模拟信号
射频前端模块
频段
时钟管理模块
JESD204B接口
子板
LVDS接口
回放模块
数据采集模块
回放方法
主板
高速数据
模数转换器
时钟模块
数模转换芯片
系统为您推荐了相关专利信息
电磁屏蔽方法
检测点
频段
电磁屏蔽系统
瞬态电磁脉冲
生物反馈设备
数据处理方法
编码器
映射技术
序列
功率放大器
数控衰减器
FPGA芯片
多路开关
移相器