摘要
本发明涉及一种用于多路并行接口转分时复用多路并行接口的方法,包括PCB板,其中PCB板上集成FPGA、时钟电路、下载调试电路、QSPIFLASH电路、复位电路、电源电路和输入输出电路,FPGA分别连接时钟电路、下载调试电路、QSPIFLASH电路、复位电路、电源电路和输入输出电路,时钟电路用于提供全局时钟,下载调试电路用于调试PFGA,QSPIFLASH电路用于存储FPGA的配置Bin文件以及其它的用户数据文件,复位电路用于实现FPGA复位,电源电路用于提供电源,输入输出驱动电路用于输入信号以及输出信号。本发明能够将数据拆分成通道A和通道B两个通道数据分量,并采用分时复用的方式传输。
技术关键词
信号隔离转换电路
输入输出驱动电路
调试电路
时钟电路
输入输出电路
复位电路
全局时钟
电源芯片
通道
PCB板
系统时钟
接口
管脚
数据格式
输出端
输入端
系统为您推荐了相关专利信息
磁阻电流传感器
电流值
微控制器芯片
校准方法
测试点
千兆网卡
SIM卡电路
通讯接口
路由器
串口通讯电路
开关电路
LED智能控制器
通信模块
控制继电器通断
控制模块
数据处理芯片
现场可编程门阵列
系统级
微处理器
数据采集系统