摘要
本发明提供一种SoC电路的面向产品生命周期设计方法及系统,该方法包括以下步骤:当状态机发生变化时,将状态机状态写入异步FIFO;对所述异步FIFO中的事件进行轮询,以选择读出其中一个非空事件;产生所述事件读出的发生时间;接收发出的FIFO数据并将FIFO内容打包后向指定的内存地址写。本发明在设计阶段融入了DFX手段,将复杂模块的状态机迁移触发条件、状态机当前状态、时间戳、事件ID等信息随时转存到内存中,CPU再从内存中读出信息分析状态机跳转是否正确,跳转时间是否符合预期,从而帮助定位芯片设计的正确性。
技术关键词
状态机
电路
异常状态
内存
数据格式
时钟
设计系统
处理器
接口
数值
非线性
计算机设备
信号
可读存储介质
存储器
芯片
模块
系统为您推荐了相关专利信息
稀疏神经网络
数据解码
地址生成单元
处理单元
加法器
DAC电容阵列
共模电压
模数转换方法
逻辑模块
数模转换模块
数据存储单元
语音编解码技术
编码
解码单元
组织