摘要
一种多核DSP+FPGA硬件平台的最小系统电路,包括电源电路、复位电路、时钟电路及通信电路,电源电路采用一个双通道开关型DC/DC模块同时为DSP和FPGA的内核电源供电,采用两个四通道开关型DC/DC模块用于DSP和FPGA的IO电源和辅助电源供电,双通道开关型DC/DC模块与两个四通道开关型DC/DC模块连接;用于DSP及FPGA的DDR供电LDO模块分别由两个四通道开关型DC/DC模块控制。多个模块之间相互连接配合,通过输入使能引脚与上电完成标志引脚的互连实现电源轨上电顺序控制,无需DSP和FPGA的逻辑参与,满足异构多核处理器全速运行的功率要求,提高多核DSP+FPGA硬件平台的性能。
技术关键词
时钟网络
双通道开关
硬件平台
标志
内核
指示电路
辅助电源供电
通信电路
LDO模块
收发器
时钟电路
异构多核处理器
芯片电源供电
SRIO接口
系统为您推荐了相关专利信息
缺陷检测方法
芯片缺陷检测
专用搜索空间
知识蒸馏技术
缺陷特征提取
肠道微生态标志物
16SrRNA基因
诊断系统
肠道微生物标志物
随机森林模型
分布式存储一体机
时间预估方法
数据迁移
时间预测模型
机器学习算法