摘要
本发明涉及一种应用于标签快速检测的低功耗RFID阅读器芯片架构,包括,RISC‑V内核、RFID阅读器、SRAM、AHB总线、APB总线、电源管理单元PMU、外设,其中,RISC‑V内核为芯片架构的CPU,RISC‑V通过AHB总线和APB总线与RFID阅读器、SRAM、电源管理单元PMU以及外设进行数据交互;在RFID阅读器场域范围内,若RFID阅读器在轮询的过程中检测到标签进场,则先将检测到标签的信息进行编码,存储在SRAM中的指令集中,RISC‑V从SRAM中直接取出指令,并进行译码和执行。本发明所提出的用于标签快速检测的低功耗RFID阅读器芯片架构,能够提升RFID阅读器检测标签的效率,并与RISC‑V内核进行高效交互。
技术关键词
芯片架构
电源管理单元
RFID阅读器
标签
内核
下载算法
指令
系统时钟
RC振荡器
外设时钟
编码
系统控制器
译码
程序
数据通信
接口
系统为您推荐了相关专利信息
剧本分析方法
模式特征向量
大语言模型
语义
文本数据提取
决策方法
可执行程序指令
人工智能决策系统
计算机可执行指令
计算机系统
图像分类算法
图像分类模型
大坝裂缝检测
平滑方法
混合器
数据
生成式对抗网络模型
文本脱敏装置
样本
分类器