摘要
本发明公开了一种基于FPGA的C模式应答信号解码优化算法及其TACAN和DME脉冲抑制实现,并引入了TACAN和DME脉冲抑制功能。该算法通过高速数字下变频处理接收到的A/C模式应答信号,结合基带信号的幅值、时间、位置信息和脉宽信息,利用FPGA的并行处理能力和低延迟优势,快速而准确地解析应答信号中的框架信息、高度码信息和置信度信息。同时,通过有效抑制TACAN和DME系统引起的干扰脉冲,进一步提高了解码精度,避免了误码和虚假目标的产生。在处理过程中,通过应答时延测试可以计算出入侵飞机的距离,从而提高目标的定位精度。本发明通过硬件加速,实现了在高密度空域中的实时信号处理,突破了传统系统无法实时并行处理的瓶颈,显著提升了空中交通管制系统的信号解码能力,确保了在复杂环境下的高效、准确的目标解码。通过RGS‑2000NG以及Matlab仿真验证,实验结果表明,本算法在真实场景中大幅提高了C模式应答解码的正确率。
技术关键词
框架
算法
模式
模拟真实场景
实时信号处理
空中交通管制
解码精度
正确率
脉冲特征
幅值
信息码
飞机
高密度
动态
时延
瓶颈
噪声
系统为您推荐了相关专利信息
半导体芯片封装
图像处理模块
无线网络
预警模块
高分辨率摄像头
液体透镜
计算机执行指令
电子设备
搜索算法
图像采集模块
混合流水车间调度
工件
序列
制品
多智能体强化学习
深度强化学习
激活方法
策略网络模型
智能调度算法
分布式智能