摘要
本发明公开了一种基于FPGA的多路NVMe SSD存储加速系统,用于对多路NVMe SSD的读写,包括NVMe Target控制器、Raid控制器和DDR控制器,以及与NVMe SSD数量对应的NVMe Host控制器,且NVMe Host控制器与NVMe SSD一一对应连接。本基于FPGA的多路NVMe SSD存储加速系统通过对CPU主机端呈现出设备端,使得CPU主机端对设备端的多路NVMe SSD进行同步读写操作,实现存储资源池化,便于CPU主机端对设备端的管理和维护,进而提高了工作效率;本系统中,NVMe SSD的数量取决于系统中NVMe Host控制器与NVMe SSD之间链路的数量,无需PCIe硬核控制器和PCIe交换芯片,整体更加简单、成本较低;同时本方案中RAID功能不依赖于外部的CPU,由存储加速系统自主实现。
技术关键词
存储加速系统
DDR控制器
命令
存储器
门铃
链路
主机端
设备端
读数据
条带
通知
芯片
系统为您推荐了相关专利信息
数据
计算机程序产品
处理器
可读存储介质
标签管理
图像生成方法
节点
加速算法
代码库
图像生成系统
状态检测方法
高压断路器
梅尔频率倒谱系数
隶属度函数
深度残差
上下文特征
意图识别方法
多头注意力机制
识别用户意图
意图识别装置