摘要
本发明提供一种可重构模乘器实现电路及方法,本发明设计了可以同时支持两个变量输入和一个变量与一个常量输入的可重构模乘器实现电路结构。当可重构模乘器实现电路配置为一个变量与一个常量输入的情况时,不需要执行输入数据和的高位乘法,因此可重构模乘器数据路径并不经过第一寄存器和第二寄存器,相比于典型的Barrett模乘器占用完整的3级寄存器延迟,此时可重构模乘器实现电路中只需要占用2级寄存器延迟,也即减少了一级寄存器延迟,性能提升了33.2%,因此,具有更高的计算效率。
技术关键词
数据选择器
加法器
乘法器
变量
分块
模数
电路配置
信号
典型
芯片
系统为您推荐了相关专利信息
角速度信息
并联装置
末端执行装置
逆运动学
加速度
滑坡位移预测方法
灰色关联度
地质位移预测技术
模型预测值
最佳参数组合