摘要
本发明公开了一种一帧多包、帧间不流水的事务模型及其验证平台,涉及信号处理领域,基于FPGA算法模块,包括多个输入接口、输出接口和一个配置接口;算法模块的数据传输事务以帧为单位,每次事务首先从算法模块的配置接口输入一个配置数据包,随后从输入接口输入若干个数据包,随后从算法模块的输出接口输出若干个数据包,无需等待输入接口上该帧的所有输入数据包输入,即可开始在输出接口上输出数据包,但在一帧的输出数据包全部输出之前,不能先开始下一帧的配置数据包传输,即帧间不流水;本发明可以通用于符合该事务模型的FPGA算法模块,对这些算法模块实现快速、高可靠测试。
技术关键词
输入接口
验证平台
序列发生器
算法模块
总线监视器
流水
记分板
测试场景
FPGA算法
驱动器
通道
测试组件
指定算法
信号处理
数据
协议
系统为您推荐了相关专利信息
位置矫正系统
冗余
多传感器
转子位置信息
布局模块
基因编辑系统
多靶点
动态权重分配
验证平台
脱靶位点
运算电路
分析单元
数值分析方法
原型验证平台
数字信号处理
通讯控制器
开关量输入接口
主控模块
低成本
储能
NPC系统
文字转语音模块
前端系统
深度学习识别模型
动作表情