摘要
本发明涉及软件无线电技术领域,提供一种SCA硬件抽象层编址方法及装置,该方法包括以太网总线逻辑地址编址以及RapidIO总线逻辑地址编址。该装置包括通用处理器GPP、数字信号处理器DSP、现场可编程门阵列FPGA、以太网交换芯片、RapidIO交换芯片以及存储器EMMC;所述通用处理器GPP、数字信号处理器DSP和现场可编程门阵列FPGA通过以太网总线和RapidIO总线分别与以太网交换芯片和RapidIO交换芯片连接。本发明能够提供可供软件无线电台使用的硬件抽象层逻辑地址,以供符合SCA标准的软件无线电波形组件移植与部署。
技术关键词
RapidIO总线
硬件抽象层
现场可编程门阵列
数字信号处理器
编址方法
逻辑
编址装置
软件无线电台
芯片
软件无线电技术
操作系统
格式
节点
存储器
消息
对象
通道
程序
系统为您推荐了相关专利信息
柔性可编程
编码掩膜
行人感知系统
超表面
实时编码
加速器
序列
视觉传感器
现场可编程门阵列
计算方法
多路径
计算机可执行指令
非瞬态计算机可读介质
数据
互联网协议IP地址
音频
数据
傅里叶变换算法
初始补偿值
特征提取模块
原型验证方法
现场可编程门阵列
策略
全局时钟
原型验证装置