摘要
本发明涉及一种多端口支持并发访问的一级数据缓存系统,属于数据缓存技术领域。本发明通过对一级数据缓存存储阵列组织结构的设计,4级访存流水线访问一级数据缓存系统以获取数据以及RRIP替换算法的设计,实现了系统数据读取延迟为4个周期,数据写回带宽达到512b/cycle,支持3条流水线并发访问,通过4路组相连和RRIP替换算法实现高缓存命中率,支持128b/256b向量访存。
技术关键词
数据缓存系统
存储阵列
多端口
索引
缓存替换算法
数据缓存技术
流水线
缓存行数据
数据总线
缓存命中率
图像处理
信号
模块
组织
周期
核心
系统为您推荐了相关专利信息
增量备份方法
快照
倒排索引机制
存储资源配置
线性回归模型
样本生成方法
语义特征
大语言模型
文本编码器
分类器
管理系统
知识图谱数据库
搜索引擎模块
语义理解技术
命名实体识别