摘要
本发明属于SPI通讯技术领域,公开了一种从机无内部时钟的SPI通信系统及方法。SPI slave模块不需要内部时钟,只通过CS和CLK即可完成对SPI的解析、处理和命令响应。使用CS信号作为slave的时钟使用,一是将CS的上升沿作为SPI命令接收结束后解析shift_data的时钟,另一个slave模块上电时的初始数据以及针对上一次SPI命令的响应数据通过CS与CLK的组合逻辑生成的m_clk时钟赋值给shift_data。由于slave没有内部时钟,减小了slave模块功耗,寄存器的读写由CS作为时钟来控制。SPI通讯时钟速率不受slave内部时钟限制,而是由芯片制造工艺等决定,提高了SPI通讯速率。另外,在主机master发送命令的同时,slave模块会把上一次master命令的响应传送回master,增加传输效率。
技术关键词
时钟
通信系统
数据
命令
SPI通讯技术
SPI通信方法
接口模块
逻辑
速率
信号
电平
功耗
主机
数值
芯片
系统为您推荐了相关专利信息
SOC估算方法
模糊逻辑
粒子滤波器
粒子滤波技术
模糊算法
动力电池拆解
决策方法
矩阵
统一解码器
资源回收技术
自主巡检系统
全光谱
地面控制站
动态路径规划
无人机平台
画像构建方法
动态
个性化推荐方法
误差修正模型
动静态