摘要
本发明公开一种基于SOI叠层顶层硅的硅压阻压力敏感芯片及其制备方法,通过S i‑S iO2叠层热键合和干法刻蚀组合工艺,替代单晶硅各向异性化学湿法腐蚀工艺,避免感压腔体侧向腐蚀,在获得最大的硅基压力敏感芯片面积效益的同时,感压膜片精准厚度及均匀性不受衬底硅厚度和均匀性初始容差的制约,在优化敏感芯片灵敏度一致性和延续S iO2替代PN结的温度适应性优势的前提下,芯片面积微型化和晶圆大直径化的叠加,可数倍、乃至成数量级地增加单晶圆的硅压阻压力敏感芯片产出率。
技术关键词
叠层顶层
压力敏感芯片
感压膜片
硅压阻
衬底
电桥
矩形
湿法腐蚀工艺
金属电极
单晶硅
微米尺度
腔体
玻璃
载荷
通孔
圆顶
半导体
系统为您推荐了相关专利信息
蓝光钙钛矿
紫外LED芯片
TFT基板
封装膜
非铅钙钛矿材料
模块封装结构
示波器
高频线路
高频连接器
电路板基板
提醒系统
信号处理模块
多孔聚酰亚胺薄膜
柔性衬底
多模态传感器