摘要
本发明公开了基于RISC‑V架构的锁存IO端口系统及方法,属于芯片设计技术领域,要解决的技术问题为对于RISC‑V架构芯片、在线升级过程等场景下如何锁存IO端口。包括RISC‑V内核、保持使能模块、信息控制模块、上拉电阻、锁存使能模块、反相器、或门、用户模块、复用器以及IO端口逻辑模块;或门以信息控制模块输出的normal_operation信号以及经过反相器后的锁存使能信号Hitless_en作为输入,输出选择信号Mux_sel;用户模块接收IO端口逻辑模块输出的反馈信号C_in2,输出当前用户逻辑设计中的C_in2,复用器以Mux_sel为输入,选择输出C_in1或C_in2。
技术关键词
逻辑模块
信号
复用器
端口
模式
内核
控制模块
反相器
芯片设计技术
在线
指令
电阻
矩阵
数值
场景
系统为您推荐了相关专利信息
城市信息模型
覆盖优化系统
信号分析模块
数据获取模块
路径损耗指数
平面光波导器件
混合集成方法
光栅耦合器
波导端面
波导结构
健康检测方法
城市地下
地下空间结构
可视化管理平台
深度学习模型
远程控制方法
吊具
共享通道
专用通道
激光雷达点云数据