摘要
本发明属于集成电路技术领域,具体涉及一种基于时钟树综合的数据路径组做平方法,包括:确定目标数据路径的条数N,创建成一个数据路径组;确定N条数据路径在数据发射端的N个寄存器,以及每个寄存器的输出Q引脚;在每个数据发射端寄存器的输出Q引脚上创建时钟,共创建N个时钟,并将这些时钟添加到同一个内部平衡时钟组中;确定N条数据路径在数据捕获端的N个寄存器,以及每个寄存器的输入D引脚;在每个捕获端寄存器的输入D引脚设置平衡点;利用电子设计自动化工具,以平衡为目标进行时钟树综合,实现数据路径组的做平。本发明有效减少数据路径组中不同数据路径之间的偏斜,提高芯片性能并缩短芯片开发周期。
技术关键词
时钟树综合
电子设计自动化工具
数据
发射端
端口
集成电路技术
芯片
系统为您推荐了相关专利信息
智能水位监测系统
Huffman编码
云端管理平台
传感节点
数据传输方法
数据缓存方法
箱子
变量
优化数据访问
数据缓存系统