摘要
本发明提供了一种并行队列调度电路的验证方法,所述方法包括:根据预设的并行队列设计需求,生成所述并行队列调度电路对应的并行队列任务集合,其中,所述并行队列任务集合包括多种并行队列任务;对所述并行队列任务集合中的各并行队列任务进行硬件信号转换处理,得到硬件激励信号集合;根据所述硬件激励信号集合运行所述并行队列调度电路,得到对应的输出结果,并将所述输出结果与所述并行队列任务集合进行比对,得到所述并行队列调度电路的验证结果。本发明能够生成更全面的并行队列任务集合,并根据这些任务集合对并行队列调度电路的行为进行全覆盖的验证,确保电路能够在各种任务场景下稳定运行,从而提升人工智能芯片的可靠性和性能。
技术关键词
队列
验证方法
电路
关系
验证设备
验证装置
人工智能芯片
信号
可读存储介质
存储器
处理器
指令
全覆盖
计算机
模块
参数
格式
场景
数据
系统为您推荐了相关专利信息
终端设备
时钟信号同步
电子设备
可读存储介质
处理器
查询方法
意图识别
机床数控系统
交互式图表
多模态
关系抽取方法
注意力机制
实体
字符
长短期记忆网络
双冗余电路
数字隔离通信电路
转向控制器
控制电路
转向角传感器