摘要
本公开提供了一种片上网络的切割方法及系统,涉及片上网络领域,所述方法包括:将SOC芯片的片上网络拆分为至少两个片上网络,包括第一片上网络和第二片上网络;将第二片上网络上的多个外设接口整合为第一AXI总线接口和第二AXI总线接口,并将第一片上网络和所述第二片上网络通过第一AXI总线和第二AXI总线互连。本公开克服了相关技术中由于复杂SoC设计带来的资源紧张和时序收敛困难的问题,提供了一种更为简捷高效的FPGA原型验证技术方案,显著提升了多片FPGA协同验证的性能,缩短了芯片验证周期,使片上系统更易于扩展。
技术关键词
AXI总线接口
总线互连
SOC芯片
Aurora协议
时钟
切割方法
片上网络系统
指令
模块
芯片验证
对象
原型
数据
时序
定义
周期
资源
系统为您推荐了相关专利信息
位置识别方法
电能表
配电网参数
神经网络模型
历史负荷数据
信号采集板
高低温试验箱
背板
测试机箱
选通开关
曼彻斯特解码装置
解码方法
移位寄存器
曼彻斯特编码
波特率
视频帧
智能修复系统
边缘轮廓
物体轮廓
像素颜色值