摘要
本发明公开了一种用于低功耗蓝牙SOC芯片的低功耗唤醒逻辑电路,属于低功耗蓝牙技术领域。该电路包括与门;输入或门,其具有多个输入端,每一个输入端接入一路外部唤醒信号,输出端与与门的第一输入端电连接;D触发器,复位端接入复位控制信号,时钟输入端与与门的输出端电连接;反相器输入端接入时钟使能信号,输出端分别与与门的第二输入端和D触发器的数据输入端电连接;第一输出或门,第一输入端接入时钟使能信号,第二输入端与D触发器的输出端电连接,输出端为时钟输出使能信号;第二输出或门,第一输入端接入电源使能信号,第二输入端与D触发器的输出端电连接,输出端为电源输出使能信号。本发明能简化芯片唤醒过程,降低芯片待机功耗。
技术关键词
SOC芯片
时钟使能信号
逻辑电路
D触发器
低功耗蓝牙芯片
输入端
大功率电源
低功耗蓝牙技术
待机
反相器
输出端
数字电源
电平
开关
系统为您推荐了相关专利信息
引线框架
低压驱动电路
高压驱动电路
驱动信号
工作保护电路
资源控制器
设备配置
双倍速率同步动态随机存储器
芯片
状态机
控制固态继电器
电阻
小量程
霍尔传感器
模拟开关芯片