摘要
本发明公开了一种分布式并行FIR滤波器的FPGA实现方法,FPGA是FIR滤波器实现的主要硬件平台,随着数字信号处理需求的提升,需要引入并行技术增加滤波器的吞吐率,但同时硬件资源的消耗也随并行度的增加而大幅增加,本发明基于FPGA进行了多路并行FIR滤波器的实现,并改进分布式算法,根据子滤波器间系数关系设计了拆分反对称查找表结构,所提出方法提高了滤波器的处理速度并大大降低了FPGA内的硬件资源消耗,可广泛用于高速数字信号处理场景。
技术关键词
并行FIR滤波器
分布式算法
高速数字信号处理
滤波器系数
多路并行数据
查找表结构
并行技术
时钟
模块
硬件平台
多路复用
序列
场景
系统为您推荐了相关专利信息
消除运动伪影
多波长
PPG传感器
消除算法
皮尔逊相关系数
鲁棒优化调度方法
鲁棒优化模型
优化调度模型
微电网
分布式电源