摘要
本发明涉及交换芯片设计技术领域,特别涉及一种高速网络交换芯片可测性实现方法及系统,通过搭建芯片功能测试环境,对待测高速网络交换芯片进行配置;依据测试指令生成功能测试数据,所述功能测试数据包括内部逻辑自测试数据、芯片异常测试数据、芯片状态测试数据和芯片流量测试数据;基于芯片功能测试环境并利用功能测试数据对待测高速网络交换芯片进行功能测试及验证。本发明将环回模式、异常处理、状态监测、流量统计等贯穿于芯片前端设计过程,实现高速网络交换芯片的可测性,支撑芯片的快速功能测试和问题缺陷定位,有利于提升芯片回片后的实验室功性能测试效率,以及提升芯片在自动化机台上的筛片测试效率。
技术关键词
伪随机二进制序列
异常状态
网络
负载可配置
编码
芯片设计技术
物理
异常信息
逻辑电路
控制器
可读存储介质
处理器
接收端
指令
芯片封装
端口
通道
模块
系统为您推荐了相关专利信息
实体识别方法
实体识别模型
CRF模型
训练神经网络模型
生成数据集
试剂存储设备
试剂盒
稀疏特征向量
节点
试剂存储装置
玉米识别方法
多尺度特征融合
玉米套种
卷积模块
像素点