摘要
一种基于概率分布算法的双模CDR电路,在传统三阈值判决器基础上增加边沿处中阈值判决器,构建四位判决器架构,将边沿判决结果与前后数据组合为五位二进制编码。通过离线统计分析不同频差/相差下编码的概率分布,利用贝叶斯公式生成权重系数并存储。工作时,仅依赖2x过采样数据进行加权运算,分析频差或相差方向及可信度。误差信号经积分器平滑后作为低频I路控制,同时采用BBPD生成高速P路控制,二者协同控制DCO输出时钟,实现宽幅频率捕获与高精度相位跟踪。本发明支持PAM4和NRZ编码模式,以数字概率算法为主导,显著降低电路复杂度和工艺依赖性,在保证时钟稳定性的同时提升系统灵活性,适用于多场景高速通信需求。
技术关键词
CDR电路
编码
算法
逻辑模块
生成误差信号
高精度相位
数据
积分器
节点处
判决模块
投票器
高速通信
时钟
提升系统
标记
高频率
温度计
系统为您推荐了相关专利信息
SOC估计算法
卡尔曼滤波算法
协方差矩阵
蚁狮算法
非线性特征
颜色空间模型
人工智能识别
可见光图像
像素点
演化特征
声纹特征
智能深度学习
混合深度学习模型
动物
模板
交换结构
虚拟输出队列
交换装置
描述符
队列管理
模型优化方法
定位标签
注意力
文本编码器
疾病特征