摘要
本发明的目的是提供一种支持奇数分频占空比百分之五十可编程频分器电路,该电路包括:所述多模分频模块的输入端与时钟输入连接,输出端分别与所述奇数分频占空比调整模块和所述时钟选择模块连接;所述奇数分频占空比调整模块的输入端分别与时钟输入和所述多模分频模块连接,输出端与所述时钟选择模块连接;所述时钟选择模块输出分频后的时钟信号。本发明不同于传统分频的结构,插入延迟的分频方式,以及基于此结构做的任何扩展,例如多模分频器中不同的n支持不同范围的分频。
技术关键词
奇数分频
频分器
电路控制方法
时钟
数据选择器
编码模块
计算机程序代码
输入端
多模分频器
控制电路
信号
电子设备
输出端
存储器
参数
芯片
指令
系统为您推荐了相关专利信息
无人机集群
动态
握手报文
通信结构
地理位置信息
通信芯片
通信模块
异常数据
电源管理模块
异常信息
功能验证方法
芯片验证
功能验证系统
待测芯片
时钟
时间服务器
全数字仿真平台
协方差矩阵
时间域
时钟计