摘要
本申请提供了一种适用于高速并行处理的高效Hadamard译码方法、装置、存储介质及电子设备,涉及译码技术领域,所述方法包括:通过FHT算法计算所有Hadamard码字与信道输入LLR值的内积;根据Hadamard矩阵对称特性,将需要译码的比特两两分组,得到多个比特组,其中,所述比特组中包括第一比特和第二比特;对每个比特组进行内部交织处理,并根据交织情况和内积计算每个比特组中的第一比特和第二比特的最大后验概率值,完成译码。本申请的技术方案在减少比较的情况下获得了相同的译码结果,降低了硬件资源消耗。
技术关键词
后验概率
译码方法
计算机
电子设备
信道
码字
译码技术
符号
译码装置
存储器
指令
算法
可读存储介质
处理单元
处理器
矩阵
编码
系统为您推荐了相关专利信息
纵向加速度传感器
电子制动控制单元
车辆转弯角度
可读存储介质
周期