摘要
本发明提供了一种用于抗单粒子翻转的FPGA BRAM可靠性设计方法,包括:设置端口控制模块trans_a和端口控制模块trans_b,利用所述端口控制模块trans_a控制FPGA BRAM的两个数据读写端口中的一个,端口控制模块trans_b控制另一个;端口控制模块trans_a控制的数据读写端口用于数据读写,端口控制模块trans_b控制的数据读写端口作为刷新端口,用于监控数据读写端口的读写操作,并在数据读写端口不读写时自动刷新数据。本发明控制及实现较为简单,占用资源少,能够实现用户数据的高可靠性传输。并且可以减小单粒子翻转带来的固件运行异常风险,可以有效提高固存设备的抗辐照性和可靠性。
技术关键词
数据读写端口
抗单粒子翻转
可靠性设计方法
控制模块
纠错
三模冗余
标识
可靠性装置
读数据
机制
算法
固件
风险
资源
系统为您推荐了相关专利信息
干渣输送系统
智能清扫装置
自润滑链条
视觉检测模块
清扫方法
微电流互感器
电流互感器二次回路
控制模块
检测电流互感器
电源模块
功率
非易失性计算机可读存储介质
控制水下机器人
数据处理模块
时间段
气象雷达
电源管理装置
调压电路
开关控制模块
通信接口电路
数据安全防护方法
多模型
标识符
零知识证明技术
水印嵌入