摘要
本发明公开了一种复用DFT链作为bootrom的芯片结构,属于芯片设计技术领域,该芯片结构包括核心、静态随机存储器、系统相关模块和通信相关模块;其中,核心作为主设备,而静态随机存储器、系统相关模块和通信相关模块作为从设备;并且核心通过总线分别与静态随机存储器、系统相关模块和通信相关模块相连;在芯片工作前,芯片中的非系统模块处于DFT状态,共形成32条DFT链,每条DFT链的寄存器为默认值,且经过调整后排序的,以满足启动指令要求。本发明,通过将DFT(可测性设计)链进行排序,使用复位状态的值作为指令;该方法节省了ROM(只读存储器)的硬件开销,同时将指令分散到各个寄存器实现,提高了芯片的启动安全性。
技术关键词
静态随机存储器
芯片结构
系统模块
核心
逻辑
芯片设计技术
指令
命令
模式
程序
系统为您推荐了相关专利信息
主动短路
电机控制器
故障检测模块
逻辑运算模块
驱动芯片
模型训练方法
识别方法
文本
特征提取模块
语法特征
时钟模型
节点
卫星网络拓扑
时间同步
时钟同步方法