摘要
本发明涉及芯片设计中AHB接口通用验证系统和方法,通过设计代码集成AHB总线断言检查模块的验证手段,构建了AHB接口通用验证系统,由AHB总线连接各组件,在CPU组件启动工作后集成的AHB断言检查模块将自动执行各AHB接口功能是否符合AHB协议要求的检查,并在检查到任一AHB接口功能不符合AHB协议要求时产生检查报错,从而能够及时、准确且方便的发现AHB总线设计中的问题。相比于传统技术而言,具有门槛低,适应行强以及定位方便等优点,并且能够无障碍应用到现有的各芯片设计中AHB接口验证环境,实现通用化的芯片设计中AHB接口高效验证,即使在验证人员缺乏搭建复杂验证环境能力的情况下,也能进行有效AHB总线功能验证。
技术关键词
SystemVerilog语言
验证系统
时钟
信号
验证方法
开发验证平台
芯片
接口
计数器
模块
协议
周期
数值
门槛
模式
时序
系统为您推荐了相关专利信息
三维堆叠结构
垂直互连结构
放大器
存储阵列
存储芯片
真实性验证方法
深度学习模型
情感倾向分析
语义向量
电商